Catalogue des Mémoires de master
Détail de l'auteur
Documents disponibles écrits par cet auteur (1)
Affiner la recherche
Titre : |
Contribution à la conception du détecteur JML basée processeur embarqué ARM cortex A9 du circuit FPGA Zynq |
Type de document : |
texte imprimé |
Auteurs : |
Amina NOUAR, Auteur ; Yousra FERDI, Auteur ; Ahmed Belhani, Directeur de thèse ; Hichem SEMIRA, Directeur de thèse |
Editeur : |
CONSTANTINE [ALGERIE] : Université Frères Mentouri Constantine |
Année de publication : |
2021 |
Importance : |
71 f. |
Format : |
30 cm. |
Note générale : |
Une copie electronique PDF disponible au BUC |
Langues : |
Français (fre) |
Catégories : |
Sciences de la technologie:Electronique
|
Tags : |
JML ARM FPGA Zynq |
Index. décimale : |
610 Electronique |
Résumé : |
L'objectif principal de notre mémoire est d'étudier l'une des solutions proposées
pour les réseaux 5G, qui est l'accès multiple non orthogonal dans le domaine de
la puissance. Nous avons parlé de toutes les générations précédentes en général
et nous avons spécifié un chapitre entier pour la 5G. Dans le travail de
simulation, nous avons d'abord appliqué le concept NOMA via la
programmation MATLAB pour la liaison descendante et la liaison montante,
puis nous avons conçu deux schémas dans le générateur de système (XILINX)
afin de pouvoir les implémenter dans l'une des cartes FPGA en utilisant
VIVADO.2020.1 |
Diplome : |
Master 2 |
Permalink : |
https://bu.umc.edu.dz/master/index.php?lvl=notice_display&id=15689 |
Contribution à la conception du détecteur JML basée processeur embarqué ARM cortex A9 du circuit FPGA Zynq [texte imprimé] / Amina NOUAR, Auteur ; Yousra FERDI, Auteur ; Ahmed Belhani, Directeur de thèse ; Hichem SEMIRA, Directeur de thèse . - CONSTANTINE [ALGERIE] : Université Frères Mentouri Constantine, 2021 . - 71 f. ; 30 cm. Une copie electronique PDF disponible au BUC Langues : Français ( fre)
Catégories : |
Sciences de la technologie:Electronique
|
Tags : |
JML ARM FPGA Zynq |
Index. décimale : |
610 Electronique |
Résumé : |
L'objectif principal de notre mémoire est d'étudier l'une des solutions proposées
pour les réseaux 5G, qui est l'accès multiple non orthogonal dans le domaine de
la puissance. Nous avons parlé de toutes les générations précédentes en général
et nous avons spécifié un chapitre entier pour la 5G. Dans le travail de
simulation, nous avons d'abord appliqué le concept NOMA via la
programmation MATLAB pour la liaison descendante et la liaison montante,
puis nous avons conçu deux schémas dans le générateur de système (XILINX)
afin de pouvoir les implémenter dans l'une des cartes FPGA en utilisant
VIVADO.2020.1 |
Diplome : |
Master 2 |
Permalink : |
https://bu.umc.edu.dz/master/index.php?lvl=notice_display&id=15689 |
|
Réservation
Réserver ce document
Exemplaires (1)
|
MSELE210097 | MSELE210097 | Document électronique | Bibliothèque principale | Mémoires | Disponible |
Documents numériques
fichier integralAdobe Acrobat PDF | | |